麻豆官网

これは機械翻訳されたコンテンツです。 詳しくは こちらをご覧ください。

制御通信

シンプルな尝辞苍奥辞谤办蝉分散型インテリジェント制御ネットワークノードの実装

anchor

概要

Neuron?チップは、低コストの制御ネットワーキング アプリケーションの実装を可能にする、洗練された超大規模集積 (VLSI) デバイスです。これらは、センサーからの入力をインテリジェントに処理し、アクチュエーターデバイスを制御し、ツイストペアケーブル、電力線、光ファイバーなどのさまざまなネットワークメディアに制御情報を伝播するために必要なすべての主要機能を提供します。

主な机能

  • 3つの8ビット パイプライン プロセッサ
  • 11ピンプログラマブル滨/翱ポート
  • 2つの16ビット タイマー/カウンター
  • 5ピン通信ポート
  • デバイスごとに一意の48ビット滨顿番号
  • 低动作电流
  • 0.35 μmフラッシュプロセス技術
  • 5.0 V動作
  • 尝痴顿回路内蔵
  • 2048 BのSRAM
  • 512 Bから4096 Bのフラッシュ メモリ
  • 10 KB または 12 KB の ROM

製品

概要

インフィニオンの最高級ゲートドライバ滨颁 ソリューションは、ハイサイドとローサイドの両方でMOSFET とIGBT を正確に制御するように設計されています。業界の専門家から信頼されているインフィニオンのゲートドライバ滨颁 は、比類のない性能と信頼性を提供し、要求の厳しいアプリケーションに最適です。ハイサイドおよびローサイドゲートドライバは、MOSFET およびIGBT を制御するためのパワーエレクトロニクスシステムに不可欠なコンポーネントです。ハイサイドドライバはパワーデバイスの上側スイッチ (ハイサイド) の駆動を担当し、ローサイドドライバは下側スイッチ (ローサイド) を制御します。これらのドライバは、パワーデバイスの正確で同期されたスイッチングを保証し、効率的な電力変換とモーター制御を可能にします。

すべてのNeuron?チップの電源を入れるときは、システムファームウェアを利用できるようにすることが不可欠です。CY7C53120のために、このファームウェアは工場でオンチップROMにプリロードされています。ただし、CY7C53150の場合、システムファームウェアは、フラッシュ、EPROM、EEPROM、NVRAMなどの外部不揮発性メモリの最初の16KB内に存在する必要があります。これらのデバイスは、ボードに組み立てる前に、デバイスプログラマを使用してプログラムする必要があります。システムファームウェアは、ネットワークプロトコルの実装を担当するため、ネットワーク経由でダウンロードすることはできません。CY7C53120ファミリーの場合、ユーザーアプリケーション プログラムは内蔵フラッシュメモリに格納されます。ボードアセンブリの前にデバイスプログラマを使用してチップにプログラムできます。あるいは、外部ネットワーク管理ツールを用いて、LonTalkネットワークを介してユーザーアプリケーション プログラムをダウンロード及び更新することができる。CY7C53150に関しては、ユーザーアプリケーション プログラムはオンチップフラッシュメモリとオフチップメモリの両方に格納されます。第1のインスタンスでは、ユーザープログラムは、デバイスプログラマを使用してオフチップメモリデバイスにプログラムできます。

Neuron?チップには、3つの異なる方法で構成できる柔軟な5ピン通信ポートが組み込まれています。シングルエンドモードでは、ピンCP0はシリアルデータのレシーバーとして機能し、ピンCP1はシリアルデータの送信を処理し、ピンCP2は外部トランシーバーの接続を容易にします。このモードでのデータ通信は、差動マンチェスター符号化を使用します。特殊用途モードでは、ピンCP0はシリアルデータの受信用に指定され、ピンCP1はシリアルデータの送信に使用され、ピンCP2はビットクロックを送信し、ピンCP4は外部インテリジェントトランシーバー専用のフレームクロックを送信します。このモードでは、外部トランシーバーがデータストリームのエンコードとデコードを担当します。最後に、差動モードでは、ピンCP0とCP1は、プログラム可能なヒステリシスとローパスフィルタリングを備えた差動レシーバーとして動作します。ピンCP2とCP3は差動ドライバとして機能します。シリアル?データは、差動マンチェスター エンコーディングを使用して通信されます。

インフィニオンの最高級ゲートドライバ滨颁 ソリューションは、ハイサイドとローサイドの両方でMOSFET とIGBT を正確に制御するように設計されています。業界の専門家から信頼されているインフィニオンのゲートドライバ滨颁 は、比類のない性能と信頼性を提供し、要求の厳しいアプリケーションに最適です。ハイサイドおよびローサイドゲートドライバは、MOSFET およびIGBT を制御するためのパワーエレクトロニクスシステムに不可欠なコンポーネントです。ハイサイドドライバはパワーデバイスの上側スイッチ (ハイサイド) の駆動を担当し、ローサイドドライバは下側スイッチ (ローサイド) を制御します。これらのドライバは、パワーデバイスの正確で同期されたスイッチングを保証し、効率的な電力変換とモーター制御を可能にします。

すべてのNeuron?チップの電源を入れるときは、システムファームウェアを利用できるようにすることが不可欠です。CY7C53120のために、このファームウェアは工場でオンチップROMにプリロードされています。ただし、CY7C53150の場合、システムファームウェアは、フラッシュ、EPROM、EEPROM、NVRAMなどの外部不揮発性メモリの最初の16KB内に存在する必要があります。これらのデバイスは、ボードに組み立てる前に、デバイスプログラマを使用してプログラムする必要があります。システムファームウェアは、ネットワークプロトコルの実装を担当するため、ネットワーク経由でダウンロードすることはできません。CY7C53120ファミリーの場合、ユーザーアプリケーション プログラムは内蔵フラッシュメモリに格納されます。ボードアセンブリの前にデバイスプログラマを使用してチップにプログラムできます。あるいは、外部ネットワーク管理ツールを用いて、LonTalkネットワークを介してユーザーアプリケーション プログラムをダウンロード及び更新することができる。CY7C53150に関しては、ユーザーアプリケーション プログラムはオンチップフラッシュメモリとオフチップメモリの両方に格納されます。第1のインスタンスでは、ユーザープログラムは、デバイスプログラマを使用してオフチップメモリデバイスにプログラムできます。

Neuron?チップには、3つの異なる方法で構成できる柔軟な5ピン通信ポートが組み込まれています。シングルエンドモードでは、ピンCP0はシリアルデータのレシーバーとして機能し、ピンCP1はシリアルデータの送信を処理し、ピンCP2は外部トランシーバーの接続を容易にします。このモードでのデータ通信は、差動マンチェスター符号化を使用します。特殊用途モードでは、ピンCP0はシリアルデータの受信用に指定され、ピンCP1はシリアルデータの送信に使用され、ピンCP2はビットクロックを送信し、ピンCP4は外部インテリジェントトランシーバー専用のフレームクロックを送信します。このモードでは、外部トランシーバーがデータストリームのエンコードとデコードを担当します。最後に、差動モードでは、ピンCP0とCP1は、プログラム可能なヒステリシスとローパスフィルタリングを備えた差動レシーバーとして動作します。ピンCP2とCP3は差動ドライバとして機能します。シリアル?データは、差動マンチェスター エンコーディングを使用して通信されます。

ドキュメント

デザイン リソース

开発者コミュニティ

{ "ctalist":[ { "link" : "https://community.infineon.com/t5/forums/postpage/choose-node/true", "label" : "コミュニティに質問する ", "labelEn" : "Ask the community " }, { "link" : "https://community.infineon.com/t5/Forums/ct-p/products", "label" : "製品フォーラムのディスカッション ", "labelEn" : "View all discussions " } ] }